À propos d'Exegy
Exegy est un leader mondial dans le domaine des données de marché intelligentes, des systèmes de trading avancés et des technologies à l'épreuve du futur. Exegy est un partenaire de confiance pour l'écosystème complet des acheteurs, des vendeurs, des bourses et des entreprises de technologies de services financiers à travers le monde. Basé à St. Louis avec des bureaux régionaux en Amérique du Nord, au Royaume-Uni/Europe et en Asie-Pacifique, Exegy dispose d'une empreinte mondiale pour offrir un support de classe mondiale et des services gérés à sa clientèle composée de participants élite des marchés financiers.
Résumé du poste
En développant du matériel, notre équipe Network IP Cores crée et maintient les cœurs IP FPGA HDL à faible latence utilisés pour l'ensemble des produits Exegy dans le cadre du nxFramework FDK (Kit de Développement de Firmware).
Vous participerez à la mise en œuvre matérielle de protocoles systèmes tels que TCP ou MAC/PCS à différentes vitesses ainsi qu'à des applications basées sur ces IPs. Ces composants matériels sont utilisés en interne chez Exegy par les équipes produit et solution et font partie du nxFramework FDK utilisé par diverses grandes institutions financières pour construire des applications accélérées par FPGA. Vous travaillerez avec des cartes FPGA et des switches de haut de gamme destinés à des applications ultra-basse latence.
Vous travaillerez sur toutes les phases du projet pour garantir une architecture optimisée et performante répondant aux contraintes du développement FPGA.
Responsabilités
Notre candidat idéal possède :
Plus à propos de vous :
Ce que nous vous proposons :
Notre processus :
Nous savons que votre temps est précieux et nous nous efforçons d'agir le plus rapidement possible. Nous vous tiendrons informé de l'avancement de notre processus de recrutement et de notre décision de continuer ou non avec vous.
Nous sommes un employeur offrant l'égalité des chances et valorisons la diversité - Nous ne pratiquons aucune discrimination basée sur la race, la religion, la couleur, l'origine nationale, le sexe, l'orientation sexuelle, l'âge, l'état civil ou le statut de handicap.
Mots-clés : FPGA, ASIC, VHDL, Verilog, Vivado, TCP, UDP, PCIe, DMA, Network, Python, Linux, GIT, Jenkins
//
About Exegy
Exegy is a global leader in intelligent market data, advanced trading systems, and future-proof technology. Exegy serves as a trusted partner to the complete ecosystem of the buy-side, sell-side, exchanges, and financial services technology firms around the globe. Headquartered in St. Louis with regional offices in North America, the UK/Europe and Asia Pacific, Exegy has the global footprint to deliver world-class support and managed services to its customer base of elite financial market participants.
Job Summary
Developing hardware, our Network IP Cores team creates and maintains the low-latency FPGA HDL IP Cores used for the ensemble of Exegy products as part of the nxFramework FDK (Firmware Development Kit).
You will take part in the hardware implementation of system protocols such as TCP or MAC/PCS at different speeds as well as applications based on those IPs. These hardware components are used internally at Exegy by the product and solution teams and part of the nxFramework FDK used by various large financial institutions to build FPGA accelerated applications. You will be working with high end FPGA boards and switches targeted for ultra-low latency applications.
You will work on all phases of the project to guarantee an optimized, performing architecture that responds to the constraints of FPGA development.
Responsibilities
Our Ideal Candidate Has:
More about you:
What’s in it for you?
Our Process:
We know your time is valuable and aim to move as quickly as possible. We will keep you informed of the progress into our recruitment process and will inform you of our decisions to move forward or not.
We are equal opportunity and value diversity - We do not discriminate on the basis of race, religion, color, national origin, gender, sexual orientation, age, marital status, or disability status.
Keywords: FPGA, ASIC, VHDL, Verilog, Vivado, TCP, UDP, PCIe, DMA, Network, Python, Linux, GIT, Jenkins